:d 有个想法!为了高中频(70-100mhz),低噪音!
用mc145163做为pll核心,用dds(30-60mhz可调)做为pll的基准信号源,把mc145163的分频比固定为1:2 ,即当dds频率调到30mh时,pll控制的vco输出60mhz,当dds频率调到49mh时,pll控制的vco输出98mh。当dds步进10hz,pll输出步进20hz 。有个显示的问题怎么解决呢?
假设高中频是70mhz,那么当我要接收14mhz(20米)时,pll输出应该是14+70=84mhz,dds输出信号就应该是42mhz,而由dds输出到lcd显示的应该是14mh,我应该选用什么dds套件呢?也就是说连接dds的lcd要显示dds输出信号频率的两倍再减去中频的值(42mhz*2-70mhz=14mhz)
我应该选用什么dds套件呢?? :confused: