论坛风格切换切换到宽版
  • 2397阅读
  • 0回复

串行数字锁相频率合成器的设计 [复制链接]

上一主题 下一主题
离线BD3RJ
 
发帖
18844
只看楼主 倒序阅读 0楼 发表于: 2005-05-22
武汉空军雷达学院电子技术教研室(430010) 余国文 邓有训 严振华



  当前,随着数字技术的发展及微控制器在电子系统中的广泛应用,在很大程度上改变了传统的设计方法,数字频率合成技术的应用也日益广泛。数字频率合成器应用于通信设备中,使得工作频率的选择变得极为简单而又精确。并且随着大规模集成电路(lsi)技术和单片微机技术的迅速发展,大大促进了数字锁相频率合成器集成化程度的提高和体积的缩小,满足了通信设备的高集成度和超小型化的要求。特别适合某些特殊场合的应用。

  串行数字锁相频率合成器体现了程序设计和锁相技术的结合。这种合成器从总体结构上看由单片机、锁相环及可编程分频器三部分组成。其中可编程分频器是单片微机与锁相环之间的接口,同时也是组成数字锁相频率合成器的关键部件。

详细内容请下载压缩包看.
附件: 串行数字锁相频率合成器的设计.rar (0 K) 下载次数:108