论坛风格切换切换到宽版
  • 3407阅读
  • 5回复

提问贴.PROTEL99仿真一个最简单的数字电路问题 [复制链接]

上一主题 下一主题
离线bd7bq
 
发帖
1491
只看楼主 倒序阅读 0楼 发表于: 2008-07-11
过去没有学过,今天琢磨了一天的99se的仿真.七试八试,倒是懂了一点点,但是碰到个问题.琢磨不出解决办法.
如图一个例子,是一个16进制计数器再接一4/16的译码器.想构成一个16位的脉冲分配电路(类似10位的cd4017).
仿真的时候发现在74ls93输出的脉冲边沿上一瞬间的"中间状态"上会出现74ls154的误判,会输出一瞬间的错误译码.
想问:这个瞬间的错误译码在实际电路里会出现吗?如果出现有什么办法避免(因为其可能会接着影响后面的电路).如果不出现,怎么在99se仿真的时候消除这个现象(否则后面的电路也仿真不出了).
离线BG4UVR
发帖
11287
只看该作者 1楼 发表于: 2008-07-11
为什么不把g用上呢

修改:好像把g用上更麻烦了。不过怀疑这种脉冲实际上应该没有,或者相当相当的窄。。
离线bd7bq
发帖
1491
只看该作者 2楼 发表于: 2008-07-11
是的,g用上不行的,我也想这个在实际电路里是没有影响的,但是仿真弄不下去啊.是不是在99se里要做什么设置.
离线BG4UVR
发帖
11287
只看该作者 3楼 发表于: 2008-07-11
'
是的,g用上不行的,我也想这个在实际电路里是没有影响的,但是仿真弄不下去啊.是不是在99se里要做什么设置.
'

搭个实际电路试一下吧,99se仿真不会用啊
离线bg4kc
发帖
2638
只看该作者 4楼 发表于: 2008-07-12
有毛刺就要改电路,这种译码电路很快,计数电路慢一些。实际搭电路也会出现毛刺。 在计数器后面加一个4位的锁存器,时钟也用clk。 最保险的是在译码电路后面也用两个8位的锁存器,完全实现同步输出。
离线bd7bq
发帖
1491
只看该作者 5楼 发表于: 2008-07-12
问题自己解决了.谢谢!