论坛风格切换切换到宽版
  • 14305阅读
  • 64回复

PLL环路滤波器设计的难题! [复制链接]

上一主题 下一主题
离线man_in_black
发帖
170
只看该作者 60楼 发表于: 2009-08-20
建议改用可更改电苛泵电流的pll,(如tb31202….) 在正常(tx或rx)模式时设定为+/-0.1ma.那么1khz的噪声会小一点.而在转变频道的时候就用+/-0.8ma的电苛泵电流.,频道稳定后就设定回+/-0.1ma.而这种做法对pll的写入会很频繁,最终转变频道的时间也会变长.
tb31202另有一个sw输出,可以利用这个open drain的输出用作控制环路滤波器的带寛.在tx模式时把带寛变小,那1khz的噪声也会小一点.而rx模式就把寛变增大,那锁定时间便会快点.
还有一点,就是在调制vco时环路滤波器的带寛必须要小于音频十倍(我的经验).如语音范围是250hz到3.4khz,那环路滤波器的带寛最好小于10hz
离线man_in_black
发帖
170
只看该作者 61楼 发表于: 2009-08-20
建议改用可更改电苛泵电流的pll,(如tb31202….) 在正常(tx或rx)模式时设定为+/-0.1ma.那么1khz的噪声会小一点.而在转变频道的时候就用+/-0.8ma的电苛泵电流.,频道稳定后就设定回+/-0.1ma.而这种做法对pll的写入会很频繁,最终转变频道的时间也会变长.
tb31202另有一个sw输出,可以利用这个open drain的输出用作控制环路滤波器的带寛.在tx模式时把带寛变小,那1khz的噪声也会小一点.而rx模式就把寛变增大,那锁定时间便会快点.
还有一点,就是在调制vco时环路滤波器的带寛必须要小于音频十倍(我的经验).如语音范围是250hz到3.4khz,那环路滤波器的带寛最好小于10hz

没留意这是旧帖…
离线易水寒
发帖
1940
只看该作者 62楼 发表于: 2009-08-21
单环1k步进,环路增益太高,除了增加lpf时间常数,牺牲同步捕捉时间,没有好办法。锁相环的性能评估,实际上是一个控制系统的仿真分析过程,抽象出各个环节的传递函数,再做稳定性分析和瞬态响应分析。
  10年前,通信专业的教程里,专门有一门课程,就是《锁相环原理和分析》,不知道现在的体系里还有没有。
离线BG2WAH
发帖
424
只看该作者 63楼 发表于: 2009-08-22
如果真有时间,不如试试双环100hz步距。
离线BA7EI
发帖
7096
只看该作者 64楼 发表于: 2009-08-22
  拆台我国军方淘汰的垃圾ssd-004b,你就可以领会双环10hz步进的40.?----70.?mhz的pll第一本振,听ssb没感觉有抖动。

  破收音机DE1103似乎是最小调谐步进为1khz的一中频为55.845mhz的单环pll第一本振,听ssb感觉有轻微抖动